可左右滑动选省市

阵列基板及其控制方法、显示装置实用新型专利

更新时间:2024-07-01
阵列基板及其控制方法、显示装置实用新型专利 专利申请类型:实用新型专利;
地区:福建-福州;
源自:福州高价值专利检索信息库;

专利名称:阵列基板及其控制方法、显示装置

专利类型:实用新型专利

专利申请号:CN202210288778.1

专利申请(专利权)人:福州京东方光电科技有限公司,京东方科技集团股份有限公司
权利人地址:福建省福州市福清市石竹街道西环北路36号

专利发明(设计)人:陈惠,陈吉湘,徐姗姗,张天峰,方涛,曾泽村,汪宗源

专利摘要:本申请提供一种阵列基板及其控制方法、显示装置,该阵列基板包括:多条栅极线和数据线,所述栅极线和所述数据线交叉限定像素单元,该像素单元,包括:像素电极,所述像素电极包括相互电绝缘的第一子像素电极与第二子像素电极,所述第一子像素电极与所述第二子像素电极被施加的电压的极性相反,从而使第一子像素电极与公共电极一起形成的电场和第二子像素电极与公共电极一起形成的电场的方向相反,进而使每帧画面中液晶的正极性和负极性光效混合,使每帧画面没有亮度差异,可减弱甚至消除每帧画面交替时,由于亮度差异引起的闪烁问题。

主权利要求:
1.一种阵列基板,其特征在于,包括:多条栅极线和数据线,所述栅极线和所述数据线交叉限定像素单元,所述像素单元包括像素电极,所述像素电极包括相互电绝缘的第一子像素电极与第二子像素电极,所述第一子像素电极与所述第二子像素电极被施加的电压的极性相反;其中,相邻的两个所述像素单元共用一条所述栅极线;所述第一子像素电极与所述第二子像素电极为V形结构,所述阵列基板的数据线弯折,且弯折的形貌和所述像素电极相匹配。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一子像素电极与所述第二子像素电极的面积相等。
3.根据权利要求1所述的阵列基板,其特征在于,所述第一子像素电极与所述第二子像素电极对称设置。
4.根据权利要求1所述的阵列基板,其特征在于,所述多条数据线包括第一数据线和第二数据线;所述像素单元还包括:第一晶体管和第二晶体管;
其中,所述第一晶体管的第一极与所述第一子像素电极连接,所述第一晶体管的第二极与所述第一数据线连接,所述第二晶体管的第一极与所述第二子像素电极连接,所述第二晶体管的第二极与所述第二数据线连接,所述第一数据线用于为所述第一晶体管提供第一电压信号,所述第二数据线用于为所述第二晶体管提供第二电压信号,所述第一电压信号和第二电压信号的电压的极性相反。
5.根据权利要求1所述的阵列基板,其特征在于,所述多条栅极线包括:第一栅极线和第二栅极线;所述像素单元还包括:第一晶体管和第二晶体管;
其中,所述第一晶体管的第一极与所述第一子像素电极连接,所述第一晶体管的第二极与所述数据线连接,所述第一晶体管的控制极与所述第一栅极线连接,所述第二晶体管的第一极与所述第二子像素电极连接,所述第二晶体管的第二极与所述数据线连接,所述第二晶体管的控制极与所述第二栅极线连接,所述数据线为所述第一晶体管和所述第二晶体管提供电压信号,在所述电压信号的极性为第一极性时,所述第一栅极线用于为所述第一晶体管提供开启信号,在所述电压信号的极性为第二极性时,所述第二栅极线用于为所述第二晶体管提供开启信号,所述第一极性与所述第二极性的极性相反。
6.根据权利要求1所述的阵列基板,其特征在于,相邻的两个所述像素单元共用一条所述数据线。
7.一种显示装置,其特征在于,包括如权利要求1至6任一项所述的阵列基板。
8.一种阵列基板的控制方法,其特征在于,所述阵列基板包括:多条栅极线和数据线,所述栅极线和所述数据线交叉限定像素单元,所述像素单元包括:像素电极,所述像素电极包括相互绝缘的第一子像素电极与第二子像素电极;其中,相邻的两个所述像素单元共用一条所述栅极线;所述第一子像素电极与所述第二子像素电极为V形结构,所述阵列基板的数据线弯折,且弯折的形貌和所述像素电极相匹配;
所述方法包括:控制所述第一子像素电极与所述第二子像素电极被施加的电压的极性相反。
9.根据权利要求8所述的方法,其特征在于,所述多条数据线包括第一数据线和第二数据线;所述像素单元还包括:第一晶体管和第二晶体管;其中,所述第一晶体管的第一极与所述第一子像素电极连接,所述第一晶体管的第二极与所述第一数据线连接,所述第二晶体管的第一极与所述第二子像素电极连接,所述第二晶体管的第二极与所述第二数据线连接;
所述控制所述第一子像素电极与所述第二子像素电极的电压极性相反,包括:
控制所述第一数据线为所述第一晶体管提供第一电压信号,并控制所述第二数据线为所述第二晶体管提供第二电压信号;其中,所述第一电压信号和所述第二电压信号的电压的极性相反。
10.根据权利要求8所述的方法,其特征在于,所述多条栅极线包括:第一栅极线和第二栅极线;所述像素单元还包括:第一晶体管和第二晶体管;其中,所述第一晶体管的第一极与所述第一子像素电极连接,所述第一晶体管的第二极与所述数据线连接,所述第一晶体管的控制极与所述第一栅极线连接,所述第二晶体管的第一极与所述第二子像素电极连接,所述第二晶体管的第二极与所述数据线连接,所述第二晶体管的控制极与所述第二栅极线连接,所述数据线为所述第一晶体管和所述第二晶体管提供电压信号;
所述控制所述第一子像素电极与所述第二子像素电极的电压极性相反,包括:
响应于确定所述电压信号的极性为第一极性,控制所述第一栅极线为所述第一晶体管提供开启信号;
响应于确定所述电压信号的极性为第二极性,控制所述第二栅极线为所述第二晶体管提供开启信号;其中,所述第一极性与所述第二极性的极性相反。 说明书 : 阵列基板及其控制方法、显示装置技术领域[0001] 本公开涉及显示技术领域,尤其涉及一种阵列基板及其控制方法、显示装置。背景技术[0002] 液晶显示装置在电场作用下,液晶分子会发生排列上的变化,从而影响入射光束透过液晶产生强度上的变化,这种光强度的变化,进一步通过偏光片的作用表现为明暗的变化。据此,通过对液晶电场的控制可以实现光线的明暗变化,从而达到信息显示的目的。但是,目前液晶显示存在正负帧亮度差异,从而产生显示的闪烁问题。发明内容[0003] 有鉴于此,本申请的目的在于提出一种阵列基板及其控制方法、显示装置。[0004] 基于上述目的,本申请提供了一种阵列基板,包括:多条栅极线和数据线,所述栅极线和所述数据线交叉限定像素单元,所述像素单元包括:像素电极,所述像素电极包括相互电绝缘的第一子像素电极与第二子像素电极,所述第一子像素电极与所述第二子像素电极被施加的电压的极性相反。[0005] 在一些实施例中,所述第一子像素电极与所述第二子像素电极的面积相等。[0006] 在一些实施例中,所述第一子像素电极与所述第二子像素电极对称设置。[0007] 在一些实施例中,所述多条数据线包括第一数据线和第二数据线;所述像素单元还包括:第一晶体管和第二晶体管;[0008] 其中,所述第一晶体管的第一极与所述第一子像素电极连接,所述第一晶体管的第二极与所述第一数据线连接,所述第二晶体管的第一极与所述第二子像素电极连接,所述第二晶体管的第二极与所述第二数据线连接,所述第一数据线用于为所述第一晶体管提供第一电压信号,所述第二数据线用于为所述第二晶体管提供第二电压信号,所述第一电压信号和第二电压信号的电压的极性相反。[0009] 在一些实施例中,所述多条栅极线包括:第一栅极线和第二栅极线;所述像素单元还包括:第一晶体管和第二晶体管;[0010] 其中,所述第一晶体管的第一极与所述第一子像素电极连接,所述第一晶体管的第二极与所述数据线连接,所述第一晶体管的控制极与所述第一栅极线连接,所述第二晶体管的第一极与所述第二子像素电极连接,所述第二晶体管的第二极与所述数据线连接,所述第二晶体管的控制极与所述第二栅极线连接,所述数据线为所述第一晶体管和所述第二晶体管提供电压信号,在所述电压信号的极性为第一极性时,所述第一栅极线用于为所述第一晶体管提供开启信号,在所述电压信号的极性为第二极性时,所述第二栅极线用于为所述第二晶体管提供开启信号,所述第一极性与所述第二极性的极性相反。[0011] 在一些实施例中,相邻的两个所述像素单元共用一条所述数据线。[0012] 在一些实施例中,相邻的两个所述像素单元共用一条所述栅极线。[0013] 基于同一发明构思,本申请实施例还提供了一种显示装置,包括如上所述的阵列基板。[0014] 基于同一发明构思,本申请实施例还提供了一种阵列基板的控制方法,所述阵列基板包括:多条栅极线和数据线,所述栅极线和所述数据线交叉限定像素单元,所述像素单元包括:像素电极,所述像素电极包括相互绝缘的第一子像素电极与第二子像素电极;[0015] 所述方法包括:控制所述第一子像素电极与所述第二子像素电极被施加的电压的极性相反。[0016] 在一些实施例中,所述多条数据线包括第一数据线和第二数据线;所述像素单元还包括:第一晶体管和第二晶体管;其中,所述第一晶体管的第一极与所述第一子像素电极连接,所述第一晶体管的第二极与所述第一数据线连接,所述第二晶体管的第一极与所述第二子像素电极连接,所述第二晶体管的第二极与所述第二数据线连接;[0017] 所述控制所述第一子像素电极与所述第二子像素电极的电压极性相反,包括:[0018] 控制所述第一数据线为所述第一晶体管提供第一电压信号,并控制所述第二数据线为所述第二晶体管提供第二电压信号;其中,所述第一电压信号和所述第二电压信号的电压的极性相反。[0019] 在一些实施例中,所述多条栅极线包括:第一栅极线和第二栅极线;所述像素单元还包括:第一晶体管和第二晶体管;其中,所述第一晶体管的第一极与所述第一子像素电极连接,所述第一晶体管的第二极与所述数据线连接,所述第一晶体管的控制极与所述第一栅极线连接,所述第二晶体管的第一极与所述第二子像素电极连接,所述第二晶体管的第二极与所述数据线连接,所述第二晶体管的控制极与所述第二栅极线连接,所述数据线为所述第一晶体管和所述第二晶体管提供电压信号;[0020] 所述控制所述第一子像素电极与所述第二子像素电极的电压极性相反,包括:[0021] 响应于确定所述电压信号的极性为第一极性,控制所述第一栅极线为所述第一晶体管提供开启信号;[0022] 响应于确定所述电压信号的极性为第二极性,控制所述第二栅极线为所述第二晶体管提供开启信号;其中,所述第一极性与所述第二极性的极性相反。[0023] 从上面所述可以看出,本申请提供的阵列基板包括:多条栅极线和数据线,所述栅极线和所述数据线交叉限定像素单元,所述像素单元包括:像素电极,所述像素电极包括相互电绝缘的第一子像素电极与第二子像素电极,所述第一子像素电极与所述第二子像素电极被施加的电压的极性相反,从而使第一子像素电极与公共电极一起形成的电场与第二子像素电极与公共电极一起形成的电场的方向相反,进而使每帧画面中液晶的正极性和负极性光效混合,使每帧画面没有亮度差异,可减弱甚至消除每帧画面交替时,由于亮度差异引起的闪烁问题。附图说明[0024] 为了更清楚地说明本公开或相关技术中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。[0025] 图1为相关技术中的一种阵列基板的结构截面示意图;[0026] 图2为本申请实施例的第一种阵列基板的结构截面示意图;[0027] 图3为本申请实施例的第二种阵列基板的结构截面示意图;[0028] 图4为本申请实施例的第三种阵列基板的结构截面示意图;[0029] 图5为本申请实施例的第四种阵列基板的结构截面示意图;[0030] 图6为本申请实施例的第五种阵列基板的结构截面示意图;[0031] 图7为本申请实施例的第六种阵列基板的结构截面示意图;[0032] 图8为本申请实施例的第七种阵列基板的结构截面示意图;[0033] 图9为本申请实施例的第八种阵列基板的结构截面示意图;[0034] 图10为本申请实施例的一种像素单元的控制方法的流程示意图。具体实施方式[0035] 为使本公开的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本公开进一步详细说明。[0036] 需要说明的是,除非另外定义,本公开实施例使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开实施例中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。[0037] 如背景技术所述,目前液晶显示存在正负帧亮度差异,本申请的发明人发现液晶在电场的作用下,存在挠曲电效应,导致液晶在正负帧不同方向的电压驱动下有偏转差异,导致正负帧亮度的差异,以及液晶在电极上方和电极之间的旋转分量不同,进而导致正负极性透过率差异加大。而此时通过改变正负帧的电压数值,来减小正负帧亮度差异,会牺牲掉部分透过率。因此,本申请提出一种新的阵列基板,使液晶的正极性和负极性光效混合,以使每帧画面没有亮度差异。进而可减弱甚至消除每帧画面交替时,由于亮度差异引起的闪烁问题。[0038] 参考图1,为相关技术中的一种阵列基板的结构截面示意图,其中,G1表示栅极线,D1、D2、D3表示数据线,T表示晶体管,S表示像素电极,R表示像素单元。图1中每一个像素单元R包括一个像素电极S,每个像素电极S被施加的电压通过数据线向晶体管T发送的电压信号来控制,正常情况下,像素单元在工作时,其对应的数据线的电压信号是正负极交替发送的,这就导致若像素单元在第一帧时被施加的是正电压,则该像素单元在第二帧时被施加的是负电压,由于挠曲电效应,导致液晶在正负帧不同方向的电压驱动下有偏转差异,从而导致该像素单元在第一帧和第二帧的亮度产生差异,进而发生闪烁问题。[0039] 为解决上述问题,本申请实施例提出一种阵列基板,参考图2,该阵列基板包括:多条栅极线和数据线,所述栅极线和所述数据线交叉限定像素单元,该像素单元包括:[0040] 像素电极,所述像素电极包括相互电绝缘的第一子像素电极S1与第二子像素电极S2,所述第一子像素电极S1与所述第二子像素电极S2被施加的电压的极性相反,从而使像素单元在每一帧都是由正负两个方向的电压驱动液晶旋转,进而保证像素单元在正负帧均保持相同的亮度,避免亮度差异引起的闪烁问题。[0041] 需要说明的是,本实施例中,像素单元一般指单个的子像素单元,可选的,该像素单元可以是红绿蓝任意一种子像素单元,也可以是其他颜色的像素单元,在此不做限定。[0042] 在一些实施例中,第一子像素电极与第二子像素电极可以在像素单元中同层设置,即沿垂直公共电极的方向,二者距离公共电极的距离相等。可选的,第一子像素电极与第二子像素电极也可以设置在像素单元的不同层。可选的,当第一子像素电极与第二子像素电极在像素单元中同层设置时,所述第一子像素电极与所述第二子像素电极被施加的电压的极性相反,且数值大小相等。[0043] 在一些实施例中,所述第一子像素电极与所述第二子像素电极的面积相等。[0044] 本实施例中,为了保证像素单元在正负帧时可以尽量保持相同的亮度,所述第一子像素电极与所述第二子像素电极的面积应该尽量相等。需要说明的是,本申请中第一子像素电极和第二子像素电极面积相等,可以是完全相等,也可以是在一定工艺误差上的相等,这些都属于本申请的保护范围。[0045] 在一些实施例中,所述第一子像素电极与所述第二子像素电极对称设置。[0046] 本实施例中,所述第一子像素电极与所述第二子像素电极可以对称设置,具体对称方式可以根据需要进行设置,在此不做限定,参考图2,第一子像素电极与第二子像素电极可以上下对称设置。参考图3,第一子像素电极与第二子像素电极可以左右对称设置。[0047] 在一些实施例中,参考图2,所述多条数据线包括第一数据线D1和第二数据线D2;所述像素单元还包括:第一晶体管T1和第二晶体管T2;[0048] 其中,所述第一晶体管T1的第一极与所述第一子像素电极S1连接,所述第一晶体管T1的第二极与所述第一数据线D1连接,所述第二晶体管T2的第一极与所述第二子像素电极S2连接,所述第二晶体管T2的第二极与所述第二数据线D2连接,所述第一数据线D1用于为所述第一晶体管T1提供第一电压信号,所述第二数据线D2用于为所述第二晶体管T2提供第二电压信号,所述第一电压信号和第二电压信号的电压的极性相反。[0049] 本实施例中,第一晶体管T1和第二晶体管T2可以是薄膜晶体管(TFT),也可以是其他晶体管,在此不做限定。第一数据线D1和第二数据线D2分别给第一晶体管T1和第二晶体管T2提供极性不同的电压,从而使第一子像素电极S1与第二子像素电极S2被施加的电压不同,可选的,当第一子像素电极与第二子像素电极在像素单元中同层设置时,第一子像素电极与第二子像素电极被施加的电压的数值大小相等。[0050] 需要说明的是,当通过第一数据线和第二数据线分别控制两个子像素电极时,第一子像素电极与第二子像素电极可以共用一个栅极线,例如图4,第一子像素电极S1与第二子像素电极S2均通过各自的晶体管与第一栅极线G1连接。可选的,第一子像素电极与第二子像素电极还可以各自连接一个栅极线,例如2或图3,第一子像素电极S1通过第一晶体管T1连接第一栅极线G1,第二子像素电极S2通过第二晶体管T2连接第二栅极线G2。[0051] 在一些实施例中,参考图5,所述多条栅极线包括:第一栅极线G1和第二栅极线G2;所述像素单元还包括:第一晶体管T1和第二晶体管T2;[0052] 其中,所述第一晶体管T1的第一极与所述第一子像素电极S1连接,所述第一晶体管T1的第二极与所述数据线D1连接,所述第一晶体管T1的控制极与所述第一栅极线G1连接,所述第二晶体管T2的第一极与所述第二子像素电极S2连接,所述第二晶体管T2的第二极与所述数据线D1连接,所述第二晶体管T2的控制极与所述第二栅极线G2连接,所述数据线D1为所述第一晶体管T1和所述第二晶体管T2提供电压信号,在所述电压信号的极性为第一极性时,所述第一栅极线G1用于为所述第一晶体管T1提供开启信号,在所述电压信号的极性为第二极性时,所述第二栅极线G2用于为所述第二晶体管T2提供开启信号,所述第一极性与所述第二极性的极性相反。[0053] 本实施例中,通过一条数据线和两条栅极线来实现第一子像素电极与第二子像素电极被施加的电压的极性相反,由于数据线的电压信号是正负极交替发送的,所以当所述电压信号的极性为第一极性时,所述第一栅极线用于为所述第一晶体管提供开启信号,此时第二子电极连接的第二晶体管由于未接收到开启信号,所以第二子电极不会被施加第一极性的电压;当所述电压信号的极性为第二极性时,所述第二栅极线用于为所述第二晶体管提供开启信号,此时第一子电极连接的第一晶体管由于未接收到开启信号,所以第一子电极不会被施加第二极性的电压,因此可以保证第一子电极和第二子电极被施加的电压的极性不同,可选的,第一极性可以是正极或者负极,第二极性与第一极性的极性相反。[0054] 在一些实施例中,相邻的两个所述像素单元共用一条所述栅极线。[0055] 本实施例中,相邻的两个所述像素单元共用一条所述栅极线,从而节省了一条栅极线,并减少了相邻两个像素之间的距离。参考图6,其中,D1、D2、D3、D4为四条数据线,G1、G2、G3为三条栅极线。可以看到图6中相邻的两个像素单元公用一条栅极线。[0056] 在一些实施例中,相邻的两个所述像素单元共用一条所述数据线。[0057] 本实施中,相邻的两个所述像素单元共用一条所述数据线,从而节省了一条数据线,并减少了相邻两个像素之间的距离。参考图7,其中,D1、D2、D3为三条数据线,G1、G2、G3、G4为四条栅极线。可以看到图7中相邻的两个像素单元公用一条数据线。[0058] 在一些实施例中,相邻的两个所述像素单元共用一条所述数据线,且相邻的两个所述像素单元共用一条所述栅极线。[0059] 本实施中,相邻的两个所述像素单元共用一条所述数据线,且相邻的两个所述像素单元共用一条所述栅极线。参考图8,D1、D2、D3为三条数据线,G1、G2、G3为三条栅极线。图8与图7相比,在像素单元数量相同的情况下少用一条栅极线,图8与图6相比,在像素单元数量相同的情况下少用一条数据线。[0060] 在一些实施例中,参考图9,所述像素电极为伪双畴结构,即第一子像素电极S1与第二子像素电极S2为“V”形结构,阵列基板的数据线弯折,且弯折的形貌和像素电极相匹配;像素电极为梳状电极,即每个子像素电极包括多个如图9所示的支电极,支电极之间存在缝隙。[0061] 本申请提供的阵列基板包括:多条栅极线和数据线,所述栅极线和所述数据线交叉限定像素单元,所述像素单元包括:像素电极,所述像素电极包括相互电绝缘的第一子像素电极与第二子像素电极,所述第一子像素电极与所述第二子像素电极被施加的电压的极性相反,从而使第一子像素电极与公共电极一起形成的电场与第二子像素电极与公共电极一起形成的电场的方向相反,进而使每帧画面中液晶的正极性和负极性光效混合,使每帧画面没有亮度差异,可减弱甚至消除每帧画面交替时,由于亮度差异引起的闪烁问题。[0062] 本申请还提供一种包括上述任一实施例的阵列基板的显示装置。该显示装置可以是手机、电视、平板电脑、显示器、及其他带有显示功能的装置。[0063] 基于同一发明构思,与上述任意实施例像素单元相对应的,本申请还提供了一种像素单元的控制方法,所述像素单元包括:像素电极,所述像素电极包括相互绝缘的第一子像素电极与第二子像素电极;[0064] 参考图10,该控制方法包括:[0065] S101,控制所述第一子像素电极与所述第二子像素电极被施加的电压的极性相反。[0066] 在一些实施例中,所述像素单元还包括:[0067] 第一数据线、第二数据线、第一晶体管和第二晶体管;其中,所述第一晶体管的第一极与所述第一子像素电极连接,所述第一晶体管的第二极与所述第一数据线连接,所述第二晶体管的第一极与所述第二子像素电极连接,所述第二晶体管的第二极与所述第二数据线连接;[0068] 所述控制所述第一子像素电极与所述第二子像素电极的电压极性相反,包括:[0069] 控制所述第一数据线为所述第一晶体管提供第一电压信号,并控制所述第二数据线为所述第二晶体管提供第二电压信号;其中,所述第一电压信号和所述第二电压信号的电压的极性相反。[0070] 在一些实施例中,所述像素单元还包括:[0071] 数据线、第一栅极线、第二栅极线、第一晶体管和第二晶体管;[0072] 其中,所述第一晶体管的第一极与所述第一子像素电极连接,所述第一晶体管的第二极与所述数据线连接,所述第一晶体管的控制极与所述第一栅极线连接,所述第二晶体管的第一极与所述第二子像素电极连接,所述第二晶体管的第二极与所述数据线连接,所述第二晶体管的控制极与所述第二栅极线连接,所述数据线为所述第一晶体管和所述第二晶体管提供电压信号;[0073] 所述控制所述第一子像素电极与所述第二子像素电极的电压极性相反,包括:[0074] 响应于确定所述电压信号的极性为第一极性,控制所述第一栅极线为所述第一晶体管提供开启信号;[0075] 响应于确定所述电压信号的极性为第二极性,控制所述第二栅极线为所述第二晶体管提供开启信号;其中,所述第一极性与所述第二极性的极性相反。[0076] 需要说明的是,上述对本申请的一些实施例进行了描述。其它实施例在所附权利要求书的范围内。在一些情况下,在权利要求书中记载的动作或步骤可以按照不同于上述实施例中的顺序来执行并且仍然可以实现期望的结果。另外,在附图中描绘的过程不一定要求示出的特定顺序或者连续顺序才能实现期望的结果。在某些实施方式中,多任务处理和并行处理也是可以的或者可能是有利的。[0077] 所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本申请的范围(包括权利要求)被限于这些例子;在本申请的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,步骤可以以任意顺序实现,并存在如上所述的本申请实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。[0078] 另外,为简化说明和讨论,并且为了不会使本申请实施例难以理解,在所提供的附图中可以示出或可以不示出与集成电路(IC)芯片和其它部件的公知的电源/接地连接。此外,可以以框图的形式示出装置,以便避免使本申请实施例难以理解,并且这也考虑了以下事实,即关于这些框图装置的实施方式的细节是高度取决于将要实施本申请实施例的平台的(即,这些细节应当完全处于本领域技术人员的理解范围内)。在阐述了具体细节(例如,电路)以描述本申请的示例性实施例的情况下,对本领域技术人员来说显而易见的是,可以在没有这些具体细节的情况下或者这些具体细节有变化的情况下实施本申请实施例。因此,这些描述应被认为是说明性的而不是限制性的。[0079] 尽管已经结合了本申请的具体实施例对本申请进行了描述,但是根据前面的描述,这些实施例的很多替换、修改和变型对本领域普通技术人员来说将是显而易见的。例如,其它存储器架构(例如,动态RAM(DRAM))可以使用所讨论的实施例。[0080] 本申请实施例旨在涵盖落入所附权利要求的宽泛范围之内的所有这样的替换、修改和变型。因此,凡在本申请实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本申请的保护范围之内。

专利地区:福建

专利申请日期:2022-03-22

专利公开日期:2024-06-18

专利公告号:CN114518674B

电话咨询
读内容
搜本页
回顶部