专利名称:具有抗噪机制的音频播放装置及方法
专利类型:发明专利
专利申请号:CN202010036957.7
专利申请(专利权)人:瑞昱半导体股份有限公司
权利人地址:中国台湾新竹
专利发明(设计)人:何维鸿
专利摘要:本发明包含一种具有抗噪机制的音频播放装置及方法。该装置包含:收音电路、调整参数产生电路、频率翘曲滤波电路及音频播放电路。收音电路接收收音音频。调整参数产生电路至少根据收音音频产生多个调整参数。频率翘曲滤波电路包含:相串联之一阶全通滤波单元、乘法单元及叠加电路。一阶全通滤波单元根据收音音频依序进行滤波产生多个滤波结果。乘法单元分别将收音音频以及滤波结果其中之一与调整参数其中之一相乘,产生多个调整滤波结果其中之一。叠加电路叠加调整滤波结果,作为抗噪音频。音频播放电路同时播放实际音频及抗噪音频。
主权利要求:
1.一种具有抗噪机制的音频播放装置,包含:
一收音电路,配置以接收一收音音频;
一调整参数产生电路,配置以至少根据该收音音频产生多个调整参数;
一频率翘曲滤波电路,包含:
多个相串联的一阶全通滤波单元,配置以根据该收音音频依序进行滤波产生多个滤波结果;
多个乘法单元,配置以分别将该收音音频以及该多个滤波结果其中之一与该多个调整参数中对应的一个调整参数相乘,产生多个调整滤波结果其中之一;以及一叠加电路,配置以叠加该多个调整滤波结果,作为一抗噪音频;以及一音频播放电路,配置以同时播放一实际音频以及该抗噪音频。
2.根据权利要求1所述的音频播放装置,其中该音频播放电路设置于一外壳的内部,该收音电路为设置于该外壳的内部的一内部收音电路,该收音音频为一内部收音音频,该音频播放装置还包含:一模拟至数字转换电路,配置以将该内部收音音频进行模拟至数字转换;
一减法电路,配置以减去该内部收音音频中对应于该实际音频的部分,以由该多个相串联的一阶全通滤波单元以及该调整参数产生电路分别根据减去后的一实际内部收音音频进行滤波及产生该多个调整参数。
3.根据权利要求2所述的音频播放装置,其中该多个相串联的一阶全通滤波单元将接收到的该实际内部收音音频减去对应先前的该抗噪音频的部分所产生的一馈入收音音频进行滤波,且该音频播放装置还包含:一第一响应仿真电路,配置以根据该音频播放电路以及该内部收音电路间的一频率响应对该馈入收音音频进行滤波而产生一滤波后收音音频;以及一频率翘曲延迟电路,包含多个相串联的一阶全通滤波延迟单元,配置以根据该滤波后收音音频依序进行滤波延迟而产生多个延迟结果;
其中该调整参数产生电路根据该多个延迟结果、该实际内部收音音频以及多个先前调整参数产生该多个调整参数。
4.根据权利要求2所述的音频播放装置,还包含一第二响应仿真电路,配置以根据该音频播放电路以及该内部收音电路间的一频率响应对该实际音频进行滤波而产生一仿真实际音频,且该减法电路配置以将该内部收音音频减去该仿真实际音频,以产生该实际内部收音音频。
5.根据权利要求1所述的音频播放装置,其中该音频播放电路设置于一外壳的内部,该收音电路为设置于该外壳的外部的一外部收音电路,该收音音频为一外部收音音频,该音频播放装置还包含:一第一模拟至数字转换电路,配置以将该外部收音音频进行模拟至数字转换。
6.根据权利要求5所述的音频播放装置,其中该音频播放装置还包含一固定系数增强滤波器,以对模拟至数字转换后的该外部收音音频进行增强滤波。
7.根据权利要求5所述的音频播放装置,还包含:
一内部收音电路,设置于该外壳的内部,并配置以接收一内部收音音频;
一第二模拟至数字转换电路,配置以将该内部收音音频进行模拟至数字转换;以及一减法电路,配置以减去该内部收音音频中对应于该实际音频的部分,以产生一实际内部收音音频;
其中该调整参数产生电路配置以根据模拟至数字转换以及增强滤波后的该外部收音音频以及该实际内部收音音频产生该多个调整参数。
8.根据权利要求7所述的音频播放装置,还包含:
一第一响应仿真电路,配置以根据该音频播放电路以及该内部收音电路间的一频率响应对该外部收音音频进行滤波产生一滤波后收音音频;以及一频率翘曲延迟电路,包含多个相串联的一阶全通滤波延迟单元,配置以根据该滤波后收音音频依序进行滤波延迟产生多个延迟结果;
其中该调整参数产生电路根据该多个延迟结果、该实际内部收音音频以及多个先前调整参数产生该多个调整参数。
9.根据权利要求7所述的音频播放装置,还包含一第二响应仿真电路,配置以根据该音频播放电路以及该内部收音电路间的一频率响应对该实际音频进行滤波产生一仿真实际音频,且该减法电路配置以将该内部收音音频减去该仿真实际音频,以产生该实际内部收音音频。
10.一种音频播放方法,应用于具有抗噪机制的一音频播放装置中,包含:使一收音电路接收一收音音频;
使一调整参数产生电路至少根据该收音音频产生多个调整参数;
使一频率翘曲滤波电路包含的多个相串联的一阶全通滤波单元根据该收音音频依序进行滤波产生多个滤波结果;
使该频率翘曲滤波电路包含的多个乘法单元分别将该收音音频以及该多个滤波结果其中之一与该多个调整参数中对应的一个调整参数相乘,产生多个调整滤波结果其中之一;
使该频率翘曲滤波电路包含之一叠加电路叠加该多个调整滤波结果,作为一抗噪音频;以及使一音频播放电路同时播放一实际音频以及该抗噪音频。 说明书 : 具有抗噪机制的音频播放装置及方法技术领域[0001] 本发明是关于音频播放技术,尤其是关于一种具有抗噪机制的音频播放装置及方法。背景技术[0002] 为了让用户在聆听音乐时有更好的聆听效果,许多耳机设置有抗噪的机制,以避免环境的噪声对于聆听造成干扰。近年来耳机常配备有主动的抗噪机制,由麦克风接收噪声并依据滤波系数进行滤波打出反相的抗噪音频来抵消噪声的影响。[0003] 然而,在一般耳机的应用中如需要使用适应性的滤波机制,由于需要滤波器使用较高的取样率,滤波器的阶数必须达到数百以上才能有足够的频率分辨率。然而如果要使用较低的取样率,额外的降频和升频过程都会增加延迟。当延迟过大时,将造成抗噪机制无法对噪音实时地进行消除。发明内容[0004] 鉴于先前技术的问题,本发明之一目的在于提供一种具有抗噪机制的音频播放装置及方法,以改善先前技术。[0005] 本发明之一目的在于提供一种具有抗噪机制的音频播放装置及方法,通过频率翘曲滤波电路的滤波,将收音音频往低频压缩,使频率翘曲滤波电路可在不需要过多的阶数的情形下以高取样率运行。[0006] 本发明包含一种具有抗噪机制的音频播放装置,包含:收音电路、调整参数产生电路、频率翘曲(frequencywrapping)滤波电路以及音频播放电路。收音电路配置以接收收音音频。调整参数产生电路配置以至少根据收音音频产生多个调整参数。频率翘曲滤波电路包含:多个相串联之一阶全通滤波单元、多个乘法单元以及叠加电路。一阶全通滤波单元配置以根据收音音频依序进行滤波产生多个滤波结果。乘法单元配置以分别将收音音频以及滤波结果其中之一与该多个调整参数中对应的一个调整参数相乘,产生多个调整滤波结果其中之一。叠加电路配置以叠加调整滤波结果,作为抗噪音频。音频播放电路配置以同时播放实际音频以及抗噪音频。[0007] 本发明另包含一种音频播放方法,应用于具有抗噪机制的音频播放装置中,包含:使收音电路接收收音音频;使调整参数产生电路至少根据收音音频产生多个调整参数;使频率翘曲滤波电路包含之多个相串联之一阶全通滤波单元根据收音音频依序进行滤波产生多个滤波结果;使频率翘曲滤波电路包含之多个乘法单元分别将收音音频以及滤波结果其中之一与该多个调整参数中对应的一个调整参数相乘,产生多个调整滤波结果其中之一;使频率翘曲滤波电路包含之叠加电路叠加调整滤波结果,作为抗噪音频;以及使音频播放电路同时播放实际音频以及抗噪音频。[0008] 有关本发明的特征、实践与效果,兹配合图式作优选实施例详细说明如下。附图说明[0009] 图1是显示本发明之一实施例中,一种具有抗噪机制的音频播放装置的方框图;[0010] 图2是显示本发明之一实施例中,频率翘曲滤波电路更详细的方框图;[0011] 图3是显示本发明之一实施例中,频率翘曲延迟电路更详细的方框图;[0012] 图4是显示本发明之一实施例中,一种具有抗噪机制的音频播放装置的方框图;[0013] 图5是显示本发明之一实施例中,一种具有抗噪机制的音频播放装置的方框图;以及[0014] 图6是显示本发明之一实施例中,一种具有抗噪机制的音频播放方法的流程图。具体实施方式[0015] 本发明之一目的在于提供一种具有抗噪机制的音频播放装置及方法,可通过频率翘曲滤波电路的滤波,将收音音频往低频压缩,使频率翘曲滤波电路可在不需要过多的阶数的情形下以高取样率运行。[0016] 请参照图1。图1为本发明之一实施例中,一种具有抗噪机制的音频播放装置100的方框图。音频播放装置100包含:收音电路110A、110B、调整参数产生电路120、频率翘曲(frequencywrapping)滤波电路130以及音频播放电路140。[0017] 于一实施例中,收音电路110A为内部收音电路,收音电路110B为外部收音电路。于一实施例中,音频播放装置100是例如,但不限于耳机,并可包含一个外壳(housing,未绘示)。用以进行音频处理与播放的电路,例如调整参数产生电路120、频率翘曲滤波电路130以及音频播放电路140是设置于外壳的内部。此外,内部的收音电路110A是设置于外壳的内部,外部的收音电路110B则设置于外壳的外部。[0018] 收音电路110A、110B分别接收收音音频AIA[n]及AOA[n]。更详细地说,内部的收音电路110A由于设置于外壳的内部,而接收外壳之内的内部收音音频AIA[n]。相对的,外部的收音电路110B由于设置于外壳的外部,而接收外壳之外的外部收音音频AOA[n]。参数n随着数值不同,是对应于不同的时间点。[0019] 于一实施例中,音频播放装置100可还包含模拟至数字转换电路150A(在图1中标示为A/D)以及减法电路160。模拟至数字转换电路150A自内部收音电路110A接收模拟形式的内部收音音频AIA[n],并进行模拟至数字转换后产生数字形式的内部收音音频AID[n]。由于在外壳内部的音频播放电路140所播放的实际音频XS[n](包含例如音乐或人声)也会被内部收音电路110A所收到,因此减法电路160将减去内部收音音频AID[n]中对应于实际音频XS[n]的部分,来产生实际内部收音音频AIS[n]。[0020] 于一实施例中,为仿真自音频播放电路140播放到内部收音电路110A接收的路径的响应,音频播放装置100可还包含响应仿真电路170A,以对实际音频XS[n]进行对应该路径响应的滤波产生仿真实际音频XSS[n]。减法电路160实际上是将内部收音音频AID[n]以及仿真实际音频XSS[n]进行相减,以产生实际内部收音音频AIS[n]。[0021] 于一实施例中,音频播放装置100可还包含模拟至数字转换电路150B(在图1中标示为A/D),自外部收音电路110B接收模拟形式的外部收音音频AOA[n],并进行模拟至数字转换后产生数字形式的外部收音音频AOD[n]。由于外部收音电路110B不会接收到外壳内部的音频播放电路140所播放的实际音频XS[n],不须对于外部收音音频AOD[n]进行任何减去。[0022] 请同时参照图2。图2为本发明之一实施例中,频率翘曲滤波电路130更详细的方框图。频率翘曲滤波电路130包含:多个相串联之一阶全通滤波单元AF1~AFk、多个乘法单元MU0~MUk以及叠加电路200。[0023] 一阶全通滤波单元AF1~AFk根据外部收音音频AOD[n]依序进行滤波产生滤波结果FR0[n]~FRk[n]。不同的数值k表示频率翘曲滤波电路130的一阶全通滤波单元AF1~AFk的阶数。[0024] 于一实施例中,各个一阶全通滤波单元AF1~AFk的响应以z频域来看,可表示为A‑1 ‑1(z),且A(z)=(‑a+z )/(1‑a×z ),其中a为位于0~1之间的数值。于一实施例中,当a的数值愈大,将使滤波结果在高频上有愈少的延迟而呈现较低的分辨率,并在低频上有愈多的延迟而呈现较高的分辨率。[0025] 乘法单元MU0~MUk分别将外部收音音频AOD[n]以及滤波结果FR1[n]~FRk[n]其中之一与调整参数W0[n]~Wk[n]其中之一相乘,产生调整滤波结果MFR0~MFRk其中之一。[0026] 更详细地说,乘法单元MU0使外部收音音频AOD与调整参数W0[n]相乘产生调整滤波结果MFR0。乘法单元MU1使滤波结果FR1与调整参数W1[n]相乘产生调整滤波结果MFR1。乘法单元MU2使滤波结果FR2与调整参数W2[n]相乘产生调整滤波结果MFR2。以此类推,直到乘法单元MUk使滤波结果FRk与调整参数Wk[n]相乘产生调整滤波结果MFRk。[0027] 叠加电路200叠加调整滤波结果MFR0~MFRk为抗噪音频FAS[n]。于一实施例中,叠加电路200包含叠加单元ADD1~ADDk,其中叠加单元ADD1将调整滤波结果MFR0与调整滤波结果MFR1进行叠加。叠加单元ADD2将叠加单元ADD1叠加的结果与调整滤波结果MFR2进行叠加。以此类推,直到叠加单元ADDk将叠加单元ADDk‑1叠加的结果与调整滤波结果MFRk进行叠加,以输出抗噪音频FAS[n]。抗噪音频FAS[n]的响应可表示为:[0028][0029] 由于调整参数W0[n]~Wk[n]随着时间变动,因此频率翘曲滤波电路130为适应性的滤波电路。[0030] 调整参数产生电路120根据收音音频,例如内部收音音频AID[n]以及外部收音音频AOD[n]产生调整参数W0[n]~Wk[n]。[0031] 于一实施例中,针对内部收音音频AID[n],调整参数产生电路120实际上是接收实际内部收音音频AIS[n],其为内部收音音频AID[n]减去经过响应仿真电路170A所仿真的仿真实际音频XSS[n]所产生。[0032] 于一实施例中,针对外部收音音频AOD[n],调整参数产生电路120需接收经由响应仿真与频率翘曲的处理的外部收音音频AOD[n]。[0033] 更详细地说,音频播放装置100还包含响应仿真电路170B,仿真自音频播放电路140播放到内部收音电路110A接收的路径的响应,对外部收音音频AOD[n]进行对应该路径响应的滤波产生滤波后收音音频XOS[n]。[0034] 进一步地,音频播放装置100还包含频率翘曲延迟电路180,以对滤波后收音音频XOS进行滤波延迟产生多个延迟结果DR0[n]~DRk[n]。[0035] 请同时参照图3。图3为本发明之一实施例中,频率翘曲延迟电路180更详细的方框图。频率翘曲延迟电路180包含:相串联之一阶全通滤波延迟单元AFD1~AFDk,根据滤波后收音音频XOS[n]依序进行滤波延迟产生延迟结果DR0[n]~DRk[n]。其中,延迟结果DR0[n]相当于滤波后收音音频XOS[n]经过0个延迟的结果。延迟结果DR1[n]为滤波后收音音频XOS[n]经过1个一阶全通滤波延迟单元AFD1的延迟的结果。延迟结果DR2[n]为滤波后收音音频XOS经过2个一阶全通滤波延迟单元AFD1、AFD2的延迟的结果。以此类推,延迟结果DRk[n]为滤波后收音音频XOS[n]经过k个一阶全通滤波延迟单元AFD1~AFDk的延迟的结果。[0036] 因此,调整参数产生电路120实际上是接收外部收音音频AOD[n]经由响应仿真与频率翘曲处理后产生的延迟结果DR0[n]~DRk[n]。[0037] 于一实施例中,调整参数产生电路120可根据例如,但不限于最小均方(leastmeansquare;LMS)算法来产生调整参数W0[n]~Wk[n]。以调整参数W0[n]为例,其可通过下式计算产生:[0038] W0[n]=W0[n‑1]‑μ×AIS[n]×DR0[n][0039] 其中,W0[n]为对应时间点n的调整参数,W0[n‑1]为对应前一个时间点n‑1的先前调整参数,AIS[n]为对应时间点n的实际内部收音音频,DR0[n]为对应时间点n的延迟结果。而μ为可调整的参数,其大小决定收敛的速度。[0040] 所有的调整参数WK[n]均可通过对应的先前调整参数WK[n‑1]以及延迟结果DRK[n],与参数μ以及实际内部收音音频AIS[n]进行计算产生。其中K为0~k。[0041] 于其他实施例中,调整参数产生电路120亦可根据正规化最小均方(normalizedLMS;NLMS)算法或是其他合适的算法来产生调整参数W0[n]~Wk[n],不为上述的实施方式所限。[0042] 根据上述,调整参数产生电路120实际上是根据延迟结果DR0[n]~DRk[n]、实际内部收音音频AIS[n]以及先前调整参数W0[n‑1]~Wk[n‑1]产生调整参数W0[n]~Wk[n]。其中,先前调整参数W0[n‑1]~Wk[n‑1]可如图1所示,由频率翘曲滤波电路130运算后反馈,或是由音频播放装置100额外设置的储存电路(未绘示)储存并在需要时撷取。[0043] 因此,频率翘曲滤波电路130在根据调整参数产生电路120产生的调整参数W0[n]~Wk[n]对外部收音音频AOD进行滤波后,将输出抗噪音频FAS[n]。音频播放电路140同时播放实际音频XS[n]以及抗噪音频FAS[n]。[0044] 于一实施例中,音频播放装置100还包含合成电路190以及数字至模拟转换电路195(在图1中标示为D/A)。合成电路190将实际音频XS[n]以及抗噪音频FAS[n]进行叠加,再由数字至模拟转换电路195将叠加结果进行数字至模拟转换并传送至音频播放电路140进行播放。[0045] 在部分技术中,滤波电路对于外部收音音频的处理往往需要相当高的滤波单元阶数才能有足够的频率分辨率。即便采用较低的取样率,不仅对于阶数的降低帮助有限,更需要额外对讯号进行升频与降频,造成不需要的延迟。[0046] 因此,本发明的音频播放装置100可通过频率翘曲滤波电路130的滤波,将外部收音音频AOD[n]往低频压缩,并集中于例如,但不限于人耳容易感知的20赫兹至2千赫兹的范围中。因此,频率翘曲滤波电路130可运行在高取样率(例如但不限于768千赫兹)而不需要过多的阶数(例如但不限于30阶以下)。[0047] 在上述的音频播放装置100中,频率翘曲滤波电路130是针对外部收音音频AOD[n]进行滤波来产生抗噪音频FAS[n],因此为前馈的机制。于其他实施例中,音频播放装置亦可仅通过内部收音音频AID[n]采用反馈的机制来产生抗噪音频。[0048] 请参照图4。图4为本发明之一实施例中,一种具有抗噪机制的音频播放装置400的方框图。音频播放装置400包含:收音电路110A、调整参数产生电路420、频率翘曲滤波电路430以及音频播放电路140。[0049] 在本实施例中,音频播放装置400仅包含内部的收音电路110A,以接收内部收音音频AIA[n]。[0050] 音频播放装置400可还包含模拟至数字转换电路150A(在图4中标示为A/D)以及减法电路160,分别接收模拟形式的内部收音音频AIA[n]进行模拟至数字转换后产生数字形式的内部收音音频AID[n]以及将减去内部收音音频AID[n]中对应于实际音频XS[n]的部分,来产生实际内部收音音频AIS[n]。[0051] 并且,音频播放装置400可还包含响应仿真电路170A,对实际音频XS[n]进行对应路径响应的滤波产生仿真实际音频XSS[n]。减法电路160实际上是将内部收音音频AID[n]以及仿真实际音频XSS[n]进行相减,产生实际内部收音音频AIS[n]。[0052] 频率翘曲滤波电路430的结构与图2中所示的频率翘曲滤波电路130相同,因此不再赘述。与图2中所示的频率翘曲滤波电路130的差异在于,频率翘曲滤波电路430是接收实际内部收音音频AIS[n]减去先前产生的抗噪音频BAS[n‑1]所产生的馈入收音音频FIS[n]并进行频率翘曲滤波,以输出反馈的抗噪音频BAS[n]。于一实施例中,音频播放装置400可还包含响应仿真电路470A以及减法电路460。其中,响应仿真电路470A配置以自频率翘曲滤波电路430接收抗噪音频BAS[n‑1]进行路径响应的滤波产生仿真抗噪音频BSS[n],再由减法电路460将实际内部收音音频AIS[n]减去仿真抗噪音频BSS[n]产生馈入收音音频FIS[n]传送至频率翘曲滤波电路430进行频率翘曲滤波。[0053] 进一步地,调整参数产生电路420根据收音音频,例如实际内部收音音频AIS[n]产生调整参数W0[n]~Wk[n]。[0054] 于一实施例中,音频播放装置400可还包含响应仿真电路470B以及频率翘曲延迟电路480,分别对实际内部收音音频AIS[n]进行响应仿真滤波以及频率翘曲延迟的处理,以产生延迟结果DR0[n]~DRk[n]。调整参数产生电路420可根据延迟结果DR0[n]~DRk[n]、实际内部收音音频AIS[n]以及先前调整参数W0[n‑1]~Wk[n‑1]产生调整参数W0[n]~Wk[n]。[0055] 因此,频率翘曲滤波电路430在根据调整参数产生电路420产生的调整参数W0[n]~Wk[n]对外部收音音频AOD进行滤波后,将输出抗噪音频BAS[n]。音频播放电路140同时播放实际音频XS[n]以及抗噪音频BAS[n]。[0056] 于一实施例中,音频播放装置400还包含合成电路190以及数字至模拟转换电路195,分别将实际音频XS[n]以及抗噪音频BAS[n]进行叠加以及数字至模拟转换并传送至音频播放电路140进行播放。[0057] 请参照图5。图5为本发明之一实施例中,一种具有抗噪机制的音频播放装置500的方框图。类似于图1的音频播放装置100,音频播放装置500包含:收音电路110A、110B、调整参数产生电路120、频率翘曲滤波电路130以及音频播放电路140。此些组件与图1的对应组件相同,进行前馈的滤波机制产生抗噪音频FAS[n]。[0058] 于本实施例中,音频播放装置500还包含反馈滤波电路510,且反馈滤波电路510可具有如图4的音频播放装置400所包含的调整参数产生电路420、频率翘曲滤波电路430、减法电路460、响应仿真电路470A、响应仿真电路470B以及频率翘曲延迟电路480,进行反馈的滤波机制产生抗噪音频BAS[n]。[0059] 于一实施例中,音频播放装置500还包含合成电路190以及数字至模拟转换电路195,分别将实际音频XS[n]、抗噪音频FAS[n]以及抗噪音频BAS[n]进行叠加,再将叠加结果进行数字至模拟转换并传送至音频播放电路140进行播放。[0060] 因此,音频播放装置500可同时采用前馈与反馈的机制产生抗噪音频。[0061] 需注意的是,上述的实施方式是以前馈与反馈机制均为适应性滤波为范例。于其他实施例中,亦可选择性地采用适应性滤波的前馈机制及固定系数滤波的反馈机制,或是固定系数滤波的前馈机制及适应性滤波的反馈机制。[0062] 于一实施例中,音频播放装置100为了有更佳的效能,可在模拟至数字转换电路150B后选择性地设置固定系数增强(boost)滤波器,对外部收音音频AOD[n]进行增强滤波,以强化特定频带的性能,例如但不限于提高低频的增益,以利后续频率翘曲滤波电路130以及响应仿真电路170B的处理。[0063] 于另一实施例中,音频播放装置100为了有更佳的效能,可在模拟至数字转换电路150B至响应仿真电路170B间选择性地设置带通滤波器710,对模拟至数字转换后的外部收音音频AOD[n]进行滤波,以强化特定频带的比重,让收敛的效果集中到特定频带,例如但不限于200赫兹至1千赫兹之间,以利后续响应仿真电路170B的处理。[0064] 上述的两种滤波机制均可应用于反馈机制的路径上。[0065] 请参照图6。图6为本发明一实施例中,一种具有抗噪机制的音频播放方法600的流程图。[0066] 除前述装置外,本发明另揭露一种具有抗噪机制的音频播放方法600,应用于例如,但不限于图1的音频播放装置100中。音频播放方法600之一实施例如图6所示,包含下列步骤:[0067] S610:使收音电路接收收音音频。[0068] 于一实施例中,收音电路可包含内部收音电路110A及/或外部收音电路110B,以接收包含内部收音音频AIA及/或外部收音音频AOD的收音音频。[0069] S620:使调整参数产生电路120至少根据收音音频产生调整参数W0[n]~Wk[n]。[0070] S630:使频率翘曲滤波电路130包含之一阶全通滤波单元AF1~AFk根据外部收音音频AOD依序进行滤波产生滤波结果FR1[n]~FRk[n]。[0071] S640:使频率翘曲滤波电路130包含之乘法单元MU0~MUk分别将外部收音音频AOD以及滤波结果FR1[n]~FRk[n]其中之一与调整参数W0[n]~Wk[n]其中之一相乘,产生调整滤波结果MFR0~MFRk其中之一。[0072] S650:使频率翘曲滤波电路130包含之叠加电路200叠加调整滤波结果MFR0~MFRk,作为抗噪音频FAS[n]。[0073] S660:使音频播放电路140同时播放实际音频XS以及抗噪音频FAS[n]。[0074] 上述的流程是以前馈机制进行说明。于一实施例中,上述的流程亦可应用于反馈机制中。[0075] 需注意的是,上述的实施方式仅为一范例。于其他实施例中,本领域的通常知识者当可在不违背本发明的精神下进行更动。[0076] 综合上述,本发明中的音频播放装置及方法可通过频率翘曲滤波电路的滤波,将收音音频往低频压缩,使频率翘曲滤波电路可在不需要过多的阶数的情形下以高取样率运行。[0077] 虽然本发明之实施例如上所述,然而该些实施例并非用来限定本发明,本技术领域具有通常知识者可依据本发明之明示或隐含之内容对本发明之技术特征施以变化,凡此种种变化均可能属于本发明所寻求之专利保护范畴,换言之,本发明之专利保护范围须视本说明书之权利要求所界定者为准。[0078] 【符号说明】[0079] 100、400、500音频播放装置[0080] 110A、110B收音电路[0081] 120、420调整参数产生电路[0082] 130、430频率翘曲滤波电路[0083] 140音频播放电路[0084] 150A、150B模拟至数字转换电路[0085] 160、460减法电路[0086] 170A、170B、470A、470B响应仿真电路[0087] 180、480频率翘曲延迟电路[0088] 190合成电路[0089] 195数字至模拟转换电路[0090] 200叠加电路[0091] 510反馈滤波电路[0092] 600音频播放方法[0093] S610~S660步骤[0094] ADD1~ADDk叠加单元[0095] AF1~AFk一阶全通滤波单元[0096] AFD1~AFDk一阶全通滤波延迟单元[0097] AIA[n]、AID[n]内部收音音频[0098] AIS[n]实际内部收音音频[0099] AOA[n]、AOD[n]外部收音音频[0100] BAS[n]、BAS[n‑1]、FAS[n]抗噪音频[0101] BSS[n]仿真抗噪音频[0102] DR0[n]~DRk[n]延迟结果[0103] FIS[n]馈入收音音频[0104] FR1[n]~FRk[n]滤波结果[0105] MFR0~MFRk调整滤波结果[0106] MU1~MUk乘法单元[0107] W0[n]~Wk[n]调整参数[0108] W0[n‑1]~Wk[n‑1]先前调整参数[0109] XOS[n]滤波后收音音频[0110] XS[n]实际音频[0111] XSS[n]仿真实际音频。
专利地区:台湾
专利申请日期:2020-01-14
专利公开日期:2024-07-26
专利公告号:CN113192525B